banner

Blog

Jun 29, 2023

Ventana Veyron V1 RISC

En Hot Chips 2023, Ventana Micro, una startup de CPU RISC-V, mostró su nuevo centro de datos Veyron V1. Ventana Veyron V1 mira hacia la nueva era de CPU RISC-V para el centro de datos. Si bien esto está en el producto V1, la compañía aparentemente ya tiene la V2 funcionando.

Dado que esto se realizará en vivo desde el auditorio, disculpe los errores tipográficos. Hot Chips tiene un ritmo loco.

Ventana tiene un divertido tobogán para el Veyron V1. Podría describirse mejor como “dondequiera que podamos encontrar demanda”.

La idea es que Ventana Micro tenga un núcleo de CPU RISC-V, hasta 16 núcleos por chiplet, y luego los combine con un concentrador de E/S que tenga elementos como controladores de memoria DDR y PCIe. Ventana dice que puede escalar Veyron V1 hasta 192 núcleos pero también puede integrar aceleradores específicos de dominio.

Aquí están las especificaciones clave, incluidos los núcleos, el caché y más en el chip. Ventana dice que Veyron V1 tendrá soporte para cosas como la virtualización, así como medidas que lo harán más resistente a los ataques de canal lateral.

En cuanto al soporte, algo que nos sorprendió es que la empresa ya está discutiendo la virtualización anidada. Los chips Arm Neoverse N1 que vimos ni siquiera admitían la virtualización anidada.

Aquí hay un poco más sobre la microarquitectura central. No podemos transcribir esto tan rápido como simplemente mostrar la diapositiva.

Aquí hay un poco más sobre esto.

Aquí está la tubería en un gráfico muy difícil de leer.

Aquí está la diapositiva de predicción, recuperación y decodificación:

Aquí están los detalles de carga/almacenamiento:

Desde el tamaño de un clúster de procesador, cada clúster de 16 núcleos tiene hasta 48 MB de caché L3.

Hubiera sido realmente interesante si la compañía incluyera UCIe aquí solo para decir que es una de las primeras CPU UCIe y se apoya en chiplets.

En términos de rendimiento, Ventana apunta a lo que ahora es el rendimiento de la generación anterior con el Veyron de 128 núcleos. Las cifras de CPU como AMD EPYC Bergamo son mucho más altas (>2x) que las de Milán. La compañía dijo que el V2 no está en producción, mientras que Bérgamo ya está disponible de forma generalizada.

En un mercado para RISC-V, Ventana no tiene por qué ser más rápido que AMD e Intel en este momento. Solo necesita que no sea x86, ni Arm, y que sea RISC-V. La gente está considerando RISC-V específicamente como un reemplazo de Arm en futuros diseños de CPU y xPU.

Ventana también tiene una implementación de Veyron V1 de referencia que se puede utilizar para TSMC 5 nm.

RISC-V es la tecnología para mirar en el espacio alternativo x86. Arm ya es grande, pero mientras trabaja para renovar su negocio, RISC-V tiene la oportunidad de interrumpir el aprovechamiento de gran parte del trabajo que realizó Arm. En 2016, cuando revisamos Cavium ThunderX, las CPU del servidor Arm eran muy toscas. Desde entonces, se ha trabajado mucho para pasar de una infraestructura y una base de código de arquitectura x86 única a un mundo de arquitectura múltiple para x86 y Arm. RISC-V está aprovechando gran parte de ese trabajo para aumentar su velocidad de mercado. También parece que el diseño de su matriz de E/S aprovecha las lecciones aprendidas de AMD, que ha demostrado ser exitosa.

Con suerte, pronto podremos probar el hardware real de Veyron V1.

COMPARTIR